您好,欢迎来到抵帆知识网。
搜索
您的当前位置:首页数字电子时钟课程设计报告-电工

数字电子时钟课程设计报告-电工

来源:抵帆知识网
  

数字电子时钟设计 

  

 

  

学院:学院:新联学院  专业 专业:专业:电子信息工程  学号:**********学号:********** 姓名:姓名:王飞龙 

 

一、概述 一、概述  

1.1 数字钟简介  数字钟简介  

20世纪末,电子技术获得了飞速的发展,在其推动下,现代电子产品几乎渗透了社会的各个领域,有力地推动了社会生产力的发展和社会信息化程度的提高,同时也使现代电子产品性能进一步提高,产品更新换代的节奏也越来越快。数字钟已成为人们日常生活中:必不可少的必需品,广泛用于个人家庭以及车站、码头、剧场、办公室等公共场所,给人们的生活、学习、工作、娱乐带来极大的方便。由于数字集成电路技术的发展和采用了先进的石英技术,使数字钟具有走时准确、性能稳定、集成电路有体积小、功耗小、功能多、携带方便等优点,,因此在许多电子设备中被广泛使用。 因此在许多电子设备中被广泛使用。 

电子钟是人们日常生活中常用的计时工具,而数字式电子钟又有其体积小、重量轻、走时准确、重量轻、走时准确、结构简单、走时准确、结构简单、耗电量少等优点而在生活中被广泛应用,结构简单、耗电量少等优点而在生活中被广泛应用,因此本耗电量少等优点而在生活中被广泛应用,因此本次设计就用数字集成电路和一些简单的逻辑门电路来设计一个数字式电子钟,使其完成时间及星期的显示功能。 其完成时间及星期的显示功能。 

多功能数字钟采用数字电路实现对“时”、“分”、“秒”数字显示的计时装置。具有时间显示、走时准确、显示直观、精度、稳定等优点。电路装置十分小巧,具有时间显示、走时准确、显示直观、精度、稳定等优点。电路装置十分小巧,安装使用也方便。同时在日期中,它以其小巧,价格低廉,走时精度高,使用方便,功能多,便于集成化而受广大消费的喜爱 便,功能多,便于集成化而受广大消费的喜爱 

 

1.2 设计目的 设计目的 

  通过设计与实践,制作出具有准确显示小时、分、秒的数字钟。 通过设计与实践,制作出具有准确显示小时、分、秒的数字钟。 通过设计与实践,制作出具有准确显示小时、分、秒的数字钟。 

1.3 设计要求 设计要求 

  数字钟的功能要求:准确计时,以数字形式显示时、分、秒的时间,小时数字钟的功能要求:准确计时,以数字形式显示时、分、秒的时间,小时计时要求为“24,分和秒的计时要求为60进制。 计时要求为“24翻1”进制。 

1  

 

二、主要实验器材 二、主要实验器材   

 

序号           器件  序号   器件     1 

CD4511  

器件数 器件数     6 

   2  7       74LS290     6 7    3    4    5    6    7     8    9   10 

        555     1     共阴极数码管 共阴极数码管 

电容(10电容(10μF) 

电容(0.1电容(0.1μF) 电阻(15K电阻(15KΩ) 电阻(68K电阻(68KΩ)        面包板 面包板      5V稳压电源 稳压电源 

    6 

    1     1     1     1     1     1 

   

三、设计原理及方框图 三、设计原理及方框图  

数字钟实际上是一个对标准频率进行计数的计数电路,标准的1HZ时间信号必须做到准确稳定。由图可见:本数字钟电路主要由震荡器、、时分秒计数器、译码显示器构成。它们的工作原理是:由震荡器产生的高频脉冲信号作为数字钟的时间基准,送入秒计数器,的时间基准,送入秒计数器,秒计数器采用送入秒计数器,秒计数器采用60进制计数器,每累计进制计数器,每累计60秒发出一个“分脉冲”信号,该信号作为分计数器的脉冲信号,分计数器也采用60进制计数器,每累计60分钟发出一个“时脉冲”信号,该信号将被送到时计数器,时计数器采用12进制计数器。译码显示电路将时、分、秒计数器的输出状态送到七段译码显示器,通过六位LED七段显示器显示出来。构成方框图如下: 七段显示器显示出来。构成方框图如下: 

2  

                                                      (图1 )     四、各部分的电路及实现 四、各部分的电路及实现  振荡器 振荡器   时计数器 时计数器   分计数器 分计数器   秒计数器 秒计数器   时译码器 时译码器   分译码器 分译码器   秒译码器 秒译码器 时显示器 时显示器   分显示器 分显示器   秒显示器 秒显示器   3   

震荡器电路 4.1 

震荡器电路是数字钟的核心,主要用来产生时间标准信号,数字钟的精度,主要取决于时间标准信号的频率及稳定度。一般来说,主要取决于时间标准信号的频率及稳定度。一般来说,震荡器的频率越高,一般来说,震荡器的频率越高,计时震荡器的频率越高,计时精度越高。通常采用石英晶体震荡器经过分频得到这一信号,也可采用由门电路或555定时器构成的多谐震荡器作为时间标准信号源。 定时器构成的多谐震荡器作为时间标准信号源。 

本设计方案采用的是集成电路定时器555与RC组成的多谐震荡器,如下图所示: 所示: 

4  

 

               

R2 68kW 2 R1 15kW 7 6 8 +5V 4 555 3 vo 1ms C1 1 10mF 5 C2 0.010.01mF                            (图2)               

接通电源后,电容C1被充电,Vc1被充电,Vc1上升,当Vc1上升到2/3Vcc时,触发器被复位,同时放电BJTT导通,此时Vo为低电平,电容C1通过R和T放电,使

Vc1下降。当Vc1下降到1/3Vcc时,触发器又被复位,Vo时,触发器又被复位,Vo翻转为高电平,电容C1放电所需要的时间为: 放电所需要的时间为: 

t1=RC1ln2=0.7R1C1                             

当C1放电结束是,T截止,Vcc将通过R1,R2向电容器C1冲电,Vcc由1/3Vcc R1,上升到2/3Vcc所需要的时间为: 所需要的时间为: 

t2=(R1+R2)C1ln2=0.7(2R1+R2)C1 

当Vc上升到2/3Vcc是,触发器又发生翻转。是,触发器又发生翻转。如此周而复始,触发器又发生翻转。如此周而复始,在输出端就得如此周而复始,在输出端就得到一个周期性的方波,其频率为: 到一个周期性的方波,其频率为: 

     f=1/(t1+t2)=1.43/(2R1+R2)C1 这里设震荡频率f=1Hz。f=1Hz。 

5  

 

 4.2 计数器的设计 计数器的设计 

有了时间标准“秒”信号后,就可以根据设计要求设定时、分、秒计数器:分和秒计数器都采用60进制计数器,计数规律均为00,00,01,01,02------58,02------58,59,59,00,00,01------,这里均选用十进制计数器01------,这里均选用十进制计数器74LS90。74LS90。74LS90有两个置零度端,通过与输出信号连接得到任意小于十进制的计数器。例如六进制计数器。然后与十进制计数器级联可得到六十进制计数器。 进制计数器级联可得到六十进制计数器。 

小时计数器是一个“23小时计数器是一个“23翻0”的特殊计数器,即当数字钟运行到23时59分59秒时,秒的个位计数器再输入一个秒脉冲,数字钟自动显示为00时00分00秒。通过两个十进制计数器的级联构成一个一百进制的计数器。然后通过输出控制可得到二十四进制计数器。把第一个计数器的Qb和第二个计数器的Qc连接到两个置零度端,并且两个芯片的置零度端连接,这样计数器到二十四时计数器就清零,就得到二十四进制计数器。 数器就清零,就得到二十四进制计数器。 

 

 

                       (图3  60进制计数电路) 进制计数电路)      

6  

 

 

                      (图4  24进制计数电路) 进制计数电路)    

    4.3 译码显示器电路 译码显示器电路 

译码和数码显示电路是将数字钟和计时状态直观清晰地放映出来,被人们的视觉器官所接受,它的任务就是将计数器输出的8421BCD码译成数码器显示所需要的高低电平。这里所选用的译码器就是常用的BCD译码/CD4511译码/CD4511。/CD4511。其中A1、A1、A2、A2、A3、A3、A4与计数器的四个输出端按设计要求相连或接地,a与计数器的四个输出端按设计要求相连或接地,a、b、c、d、e、f、g则与七段数码显示器对应端相连。 则与七段数码显示器对应端相连。 

7  

 

                   

                     (图5) 

       

     

 

8  

因篇幅问题不能全部显示,请点此查看更多更全内容

Copyright © 2019- dfix.cn 版权所有 湘ICP备2024080961号-1

违法及侵权请联系:TEL:199 1889 7713 E-MAIL:2724546146@qq.com

本站由北京市万商天勤律师事务所王兴未律师提供法律服务